多模硅光芯片耦合測(cè)試系統(tǒng)機(jī)構(gòu)

來源: 發(fā)布時(shí)間:2022-04-13

測(cè)試站包含自動(dòng)硅光芯片耦合測(cè)試系統(tǒng)客戶端程序,其程序流程如下:首先向自動(dòng)耦合臺(tái)發(fā)送耦合請(qǐng)求信息,并且信息包括待耦合芯片的通道號(hào),然后根據(jù)自動(dòng)耦合臺(tái)返回的相應(yīng)反饋信息進(jìn)入自動(dòng)耦合等待掛起,直到收到自動(dòng)耦合臺(tái)的耦合結(jié)束信息后向服務(wù)器發(fā)送測(cè)試請(qǐng)求信息,以進(jìn)行光芯片自動(dòng)指標(biāo)測(cè)試。自動(dòng)耦合臺(tái)包含輸入端、輸出端與中間軸三部分,其中輸入端與輸出端都是X、Y、Z三維電傳式自動(dòng)反饋微調(diào)架,精度可達(dá)50nm,滿足光芯片耦合精度要求。特別的,為監(jiān)控調(diào)光耦合功率,完成自動(dòng)化耦合過程,測(cè)試站應(yīng)連接一個(gè)PD光電二極管,以實(shí)時(shí)獲取當(dāng)前光功率。硅光芯片耦合測(cè)試系統(tǒng)優(yōu)點(diǎn):操作方便。多模硅光芯片耦合測(cè)試系統(tǒng)機(jī)構(gòu)

多模硅光芯片耦合測(cè)試系統(tǒng)機(jī)構(gòu),硅光芯片耦合測(cè)試系統(tǒng)

在光芯片領(lǐng)域,芯片耦合封裝問題是光子芯片實(shí)用化過程中的關(guān)鍵問題,芯片性能的測(cè)試也是至關(guān)重要的一步驟,現(xiàn)有的硅光芯片耦合測(cè)試系統(tǒng)系統(tǒng)是將光芯片的輸入輸出端光纖置于顯微鏡下靠人工手工移動(dòng)微調(diào)架轉(zhuǎn)軸進(jìn)行調(diào)光,并依靠對(duì)輸出光的光功率進(jìn)行監(jiān)控,再反饋到微調(diào)架端進(jìn)行調(diào)試。芯片測(cè)試則是將測(cè)試設(shè)備按照一定的方式串聯(lián)連接在一起,形成一個(gè)測(cè)試站。具體的,所有的測(cè)試設(shè)備通過光纖,設(shè)備連接線等連接成一個(gè)測(cè)試站。例如將VOA光芯片的發(fā)射端通過光纖連接到光功率計(jì),就可以測(cè)試光芯片的發(fā)端光功率。將光芯片的發(fā)射端通過光線連接到光譜儀,就可以測(cè)試光芯片的光譜等。青海震動(dòng)硅光芯片耦合測(cè)試系統(tǒng)生產(chǎn)廠家硅光芯片耦合測(cè)試系統(tǒng)的優(yōu)勢(shì):可視化杜瓦,可實(shí)現(xiàn)室溫~4.2K變溫環(huán)境下光學(xué)測(cè)試根據(jù)測(cè)試。

多模硅光芯片耦合測(cè)試系統(tǒng)機(jī)構(gòu),硅光芯片耦合測(cè)試系統(tǒng)

基于設(shè)計(jì)版圖對(duì)硅光芯片進(jìn)行光耦合測(cè)試的方法及系統(tǒng)進(jìn)行介紹,該方法包括:讀取并解析設(shè)計(jì)版圖,得到用于構(gòu)建芯片圖形的坐標(biāo)簇?cái)?shù)據(jù),驅(qū)動(dòng)左側(cè)光纖對(duì)準(zhǔn)第1測(cè)試點(diǎn),獲取與第1測(cè)試點(diǎn)相對(duì)應(yīng)的測(cè)試點(diǎn)圖形的第1選中信息,驅(qū)動(dòng)右側(cè)光纖對(duì)準(zhǔn)第二測(cè)試點(diǎn),獲取與第二測(cè)試點(diǎn)相對(duì)應(yīng)的測(cè)試點(diǎn)圖形的第二選中信息,獲取與目標(biāo)測(cè)試點(diǎn)相對(duì)應(yīng)的測(cè)試點(diǎn)圖形的第三選中信息,通過測(cè)試點(diǎn)圖形與測(cè)試點(diǎn)的對(duì)應(yīng)關(guān)系確定目標(biāo)測(cè)試點(diǎn)的坐標(biāo),以驅(qū)動(dòng)左或右側(cè)光纖到達(dá)目標(biāo)測(cè)試點(diǎn),進(jìn)行光耦合測(cè)試;該系統(tǒng)包括上位機(jī),電機(jī)控制器,電機(jī),夾持載臺(tái)及相機(jī)等;本發(fā)明具有操作簡單,耗時(shí)短,對(duì)用戶依賴程度低等優(yōu)點(diǎn),能夠極大提高硅光芯片光耦合測(cè)試的便利性。

硅光芯片耦合測(cè)試系統(tǒng)測(cè)試時(shí)說到功率飄忽不定,耦合直通率低一直是影響產(chǎn)能的重要的因素,功率飄通常與耦合板的位置有關(guān),因此在耦合時(shí)一定要固定好相應(yīng)的位置,不可隨便移動(dòng),此外部分機(jī)型需要使用專屬版本,又或者說耦合RF線材損壞也會(huì)對(duì)功率的穩(wěn)定造成比較大的影響。若以上原因都排除則故障原因就集中在終測(cè)儀和機(jī)頭本身了。結(jié)尾說一說耦合不過站的故障,為防止耦合漏作業(yè)的現(xiàn)象,在耦合的過程中會(huì)通過網(wǎng)線自動(dòng)上傳耦合數(shù)據(jù)進(jìn)行過站,若MES系統(tǒng)的外觀工位攔截到耦合不過站的機(jī)頭,則比較可能是CB一鍵藕合工具未開啟或者損壞,需要卸載后重新安裝,排除耦合4.0的故障和電腦系統(tǒng)本身的故障之后,則可能是MES系統(tǒng)本身的問題導(dǎo)致耦合數(shù)據(jù)無法上傳而導(dǎo)致不過站的現(xiàn)象的。硅光芯片耦合測(cè)試系統(tǒng)優(yōu)點(diǎn):測(cè)試精確。

多模硅光芯片耦合測(cè)試系統(tǒng)機(jī)構(gòu),硅光芯片耦合測(cè)試系統(tǒng)

實(shí)驗(yàn)中我們經(jīng)常使用硅光芯片耦合測(cè)試系統(tǒng)獲得了超過50%的耦合效率測(cè)試以及低于-20dB的偏振串?dāng)_。我們還對(duì)一個(gè)基于硅條形波導(dǎo)的超小型偏振旋轉(zhuǎn)器進(jìn)行了理論分析,該器件能夠?qū)崿F(xiàn)100%的偏轉(zhuǎn)轉(zhuǎn)化效率,并擁有較大的制造容差。在這里,我們還對(duì)利用側(cè)向外延生長硅光芯片耦合測(cè)試系統(tǒng)技術(shù)實(shí)現(xiàn)Ⅲ-Ⅴ材料與硅材料混集成的可行性進(jìn)行了初步分析,并優(yōu)化了諸如氫化物氣相外延,化學(xué)物理拋光等關(guān)鍵工藝。在該方案中,二氧化硅掩膜被用來阻止InP種子層中的線位錯(cuò)在外延生長中的傳播。初步實(shí)驗(yàn)結(jié)果和理論分析證明該集成平臺(tái)對(duì)于實(shí)現(xiàn)InP和硅材料的混合集成具有比較大的吸引力。硅光芯片耦合測(cè)試能夠高精度的測(cè)量待測(cè)試樣的三維或二維的全場(chǎng)測(cè)量。湖南老化硅光芯片耦合測(cè)試系統(tǒng)多少錢

硅光芯片耦合測(cè)試系統(tǒng)硅光芯片的好處:可以更好的保護(hù)設(shè)備。多模硅光芯片耦合測(cè)試系統(tǒng)機(jī)構(gòu)

目前,基于SOI(絕緣體上硅)材料的波導(dǎo)調(diào)制器成為當(dāng)前的研究熱點(diǎn),也取得了許多的進(jìn)展,但在硅光芯片調(diào)制器的產(chǎn)業(yè)化進(jìn)程中,面臨著一系列的問題,波導(dǎo)芯片與光纖的有效耦合就是難題之一。從懸臂型耦合結(jié)構(gòu)出發(fā),模擬設(shè)計(jì)了懸臂型倒錐耦合結(jié)構(gòu),通過開發(fā)相應(yīng)的有效地耦合工藝來實(shí)現(xiàn)耦合實(shí)驗(yàn),驗(yàn)證了該結(jié)構(gòu)良好的耦合效率。在這個(gè)基礎(chǔ)之上,對(duì)硅光芯片調(diào)制器進(jìn)行耦合封裝,并對(duì)封裝后的調(diào)制器進(jìn)行性能測(cè)試分析。主要研究基于硅光芯片調(diào)制技術(shù)的硅基調(diào)制器芯片的耦合封裝及測(cè)試技術(shù)其實(shí)就是硅光芯片耦合測(cè)試系統(tǒng)。多模硅光芯片耦合測(cè)試系統(tǒng)機(jī)構(gòu)